본문 바로가기

트랜스컨덕턴스3

[트랜지스터 증폭기 회로] 트랜지스터의 소신호 모델 - JFET의 소신호 모델 JFET의 소신호(small signal) 모델 ***참고*** [2022.04.22] 트랜지스터 증폭기 회로 - 트랜지스터의 소신호 모델 글 참고 트랜지스터의 증폭회로에서는 트랜지스터에 dc 바이어싱을 한 후 AC 신호를 입력하면 트랜지스터의 작용에 의해 AC 신호가 증폭된다. 이때 AC 신호에 대한 증폭률, 임피던스 등을 계산하려면 소신호에 대한 트랜지스터의 모델(등가회로)이 필요하다. 양극 접합트랜지스터와 FET의 소신호(small signal)에 대한 등가회로, 즉 모델을 공부해보자. 트랜지스터의 DC 바이어싱에 관련된 전류, 전압은 V_BE, I_C와 같이 모두 대문자로 표기한다. AC 신호에 대해서는 v_be, i_c와 같이 소문자로 표현한다. DC와 AC를 같이 언급할 때는 v_BE, i_C.. 2022. 4. 24.
[트랜지스터 증폭기 회로] 트랜지스터의 소신호 모델 - 양극 접합트랜지스터 소신호 모델 2 트랜지스터의 소신호 모델 - 양극 접합트랜지스터 소신호 모델 2 [참고] 바로 이전 글에서 양극 접합트랜지스터의 소신호 모델에 대한 전류와 전압을 구해보았다. [트렌지스터 증폭기회로] 트랜지스터의 소신호 모델 - 양극 접합트랜지스터 소신호 모델 1 DC 바이어싱에 의한 트랜지스터의 동작점 Q점 근방에서 Taylor 전개한 식 중 첫 번째 식은 전압에 대한 식이었다. AC 신호만에 대한 식 중에서 첫 번째 식은 전압에 대한 식이므로 오른쪽 항들도 모두 전압의 단위를 가져야 한다. 따라서 i_b는 전류이니까 h_ie는 저항의 단위를 가져야 하고, v_ce는 전압이니까 h_re는 단위가 없어야 한다. 위 식을 만족하는 Kirchoff 회로이다. 베이스와 에미터 사이의 전압강하는 두 요소의 전압강하 h_ie*i.. 2022. 4. 23.
[트랜지스터 증폭기 회로] 트랜지스터의 소신호 모델 - 양극 접합트랜지스터 소신호 모델 1 트랜지스터의 소신호 모델 트랜지스터의 증폭회로에서는 트랜지스터에 dc 바이어싱을 한 후 AC 신호를 입력하면 트랜지스터의 작용에 의해 AC 신호가 증폭된다. 이때 AC 신호에 대한 증폭률, 임피던스 등을 계산하려면 소신호에 대한 트랜지스터의 모델(등가회로)이 필요하다. 양극 접합트랜지스터와 FET의 소신호(small signal)에 대한 등가회로, 즉 모델을 공부해보자. 트랜지스터의 DC 바이어싱에 관련된 전류, 전압은 V_BE, I_C와 같이 모두 대문자로 표기한다. AC 신호에 대해서는 v_be, i_c와 같이 소문자로 표현한다. DC와 AC를 같이 언급할 때는 v_BE, i_C와 같이 첨자를 대문자로 사용한다. 기본적으로 AC와 DC는 중첩의 원리에 다라 각각 따로 해석을 할 수 있다. 이전 글 까.. 2022. 4. 22.
반응형